Conclusión
- Se ha presentado una arquitectura de memoria RSM, que permite que la falla de un procesador sea transparente, sin afectar el software que se ejecuta sobre la plataforma.
- El uso de caches y protocolos de coherencia estándar, junto con la mínima generación de datos de recuperación y dependencia, contribuyen a minimizar la degradación en el desempeño del sistema.
- Los protocolos utilizados para la recuperación y generación de commit, son bastante simples y fáciles de implementar.